Kioxia e Western Digital anunciaram chips de memória flash 3D NAND com 218 camadas e capacidade de 1 Tbps. Os chips serão produzidos tanto em células de três bits (TLC) quanto em células de quatro bits (QLC). De acordo com os desenvolvedores, os chips têm a maior densidade de bits do setor. Amostras de novos produtos já foram recebidas por um círculo restrito de clientes das empresas para estudo. A nova memória chegará aos smartphones, dispositivos de internet e SSDs.

Fonte da imagem: Kioxia

A nova memória pertence à oitava geração do BiCS FLASH Kioxia e Western Digital. A nona geração abrirá chips com mais de 300 camadas. Os parceiros usam “colar” de cristais para aumentar o número de camadas. Além disso, no caso de produtos novos, como pode ser inferido pelo contexto do comunicado, a matriz de células e o controlador são fabricados separadamente e também são montados em uma pilha vertical durante o processo de “colar”.

Anteriormente, a Kioxia e a Western Digital faziam controladores como parte de matrizes de células. A primeira a fabricar um chip de controle separadamente foi a empresa chinesa YMTC na forma de tecnologia Xtacking. No caso da memória BiCS FLASH de 218 camadas da Kioxia e da Western Digital, estamos falando da “tecnologia inovadora” CBA (CMOS Directly Bonded to Array), na qual controladores e arrays de células são produzidos em wafers separados com otimização de cada processo, e são combinados somente após o processamento completo (ou cristais de controladores e matrizes são combinados após o corte). Este ponto não está claro no documento oficial.

A matriz de células ainda é usada “quatro planos” – de quatro planos de matriz separados, o que permite acelerar a memória devido ao paralelismo. Além disso, na produção de montagens de 218 camadas, as matrizes foram “encolhidas” vertical e horizontalmente. É isso (mais precisamente, o encolhimento lateral das células) que permitiu aumentar a densidade de bits em 50%. Além disso, o desempenho da memória foi aumentado em 60% em comparação com a geração anterior de chips. Isso significa que a velocidade de trabalho em cada contato do barramento de dados aumentou para 3,2 Gb / s.

A velocidade de gravação também é mais rápida, cerca de 20% ou mais. A latência de leitura também foi reduzida, o que também terá um impacto positivo no desempenho dos novos chips 3D NAND da Kioxia e da Western Digital. Em geral, essa memória será um novo trampolim para dispositivos e aplicativos mais produtivos, que podem ser esperados até o final deste ano.

avalanche

Postagens recentes

Elon Musk finalmente desistiu da missão ambiental da Tesla.

Como a Tesla é uma empresa de capital aberto e o preço de suas ações…

4 horas atrás

O presidente da Wingtech, empresa chinesa, manifestou o desejo de retomar o controle da Nexperia, empresa que foi apreendida pelos Países Baixos.

Os problemas da indústria automotiva neste ano foram agravados pela situação em torno da empresa…

4 horas atrás

A Huawei pretende fornecer seus aceleradores de IA para a Coreia do Sul.

A prioridade atual da Huawei é a substituição de importações na indústria chinesa de IA,…

5 horas atrás

O acordo da Nvidia com a Groq foi concebido para evitar problemas com as leis antitruste.

O princípio de que "tempo é dinheiro" é mais relevante do que nunca no campo…

6 horas atrás

Outra GeForce RTX 5090 sofreu danos significativos depois que um conector de alimentação 12V-2×6 pegou fogo.

Um usuário do Reddit relatou um incêndio em um conector de alimentação 12V-2x6 de 12+4…

6 horas atrás

Há 50 anos, a inteligência artificial derrotou o campeão soviético de xadrez pela primeira vez.

Em 1975, uma aposta curiosa foi feita na URSS entre cientistas do Instituto de Ciências…

12 horas atrás