Intel revelou detalhes sobre o acelerador de computação Ponte Vecchio – 63 cristais, TDP de até 600 W e muita memória diferente

Na Conferência Internacional de Circuitos de Estado Sólido (ISSCC) 2022, a Intel compartilhou novos detalhes sobre seus próximos aceleradores de computação para servidores Ponte Vecchio. Antes disso, o fabricante afirmou repetidamente que a Ponte Vecchio usará 47 elementos separados (telhas em termos de Intel), combinados em um substrato. Na verdade, o acelerador tem 63 ladrilhos no total, mas apenas 47 deles são funcionais.

Fonte da imagem: Intel

A Ponte Vecchio contém dois cristais de base, que abrigam dezesseis blocos de unidades de computação e oito cristais de cache RAMBO. Perto estão oito pilhas de memória HBM2E e cristais de barramento Xe Link. O barramento EMIB é responsável pela conexão entre todos os chips dos aceleradores, totalizando 11 cristais. Para embalagem, é usada a tecnologia proprietária Intel Foveros. Além disso, os aceleradores da Ponte Vecchio contêm 16 “termoplacas” responsáveis ​​por uma distribuição mais uniforme do calor dos chips ativos.

A Intel também compartilhou detalhes sobre o cache RAMBO. Cada matriz inclui quatro blocos de memória SRAM, cada um com capacidade de 3,75 MB. Assim, a quantidade de cache RAMBO em um bloco é de 15 MB. Ou seja, oito blocos de cache RAMBO dão ao acelerador um total de 120 MB de cache adicional. Cada bloco desse cache é conectado por um barramento de 1,3 TB/s. Em comparação, os blocos de computação da Ponte Vecchio são combinados com blocos básicos com um barramento de 2,6 TB/s.

Quanto às matrizes de base, elas contêm cache L3 (144 MB), vários controladores e barramentos, incluindo oito controladores de memória HBM, um controlador PCIe 5.0 de 16 pistas ou CXL, um controlador de tensão (Fully Integrated Voltage Regulator, FIVR) e outros controles. A área de um ladrilho base, que será produzido usando a tecnologia de processo Intel 7 (10 nm), é de 646 mm2. É composto por 17 camadas.

Os blocos de computação Ponte Vecchio são feitos usando a tecnologia de processo de 5nm da TSMC. Este último também produz ladrilhos usando tecnologia de 7nm com um controlador Xe-Link. O cache RAMBO e os blocos básicos do pacote Foveros são fabricados internamente pela Intel usando sua tecnologia Intel 7 (10nm). Ao usar resfriamento a ar, o TDP máximo para Ponte Vecchio é de 450 watts. No entanto, ao usar refrigeração líquida, esse número chega a 600 watts. A faixa de temperatura operacional indicada é de 65-81°C.

A área total de 47 ladrilhos ativos é de 2330 mm2. Juntamente com 16 placas térmicas, aumenta para 3100 mm2. Neste caso, a área total do substrato do acelerador Ponte Vecchio é de 4844 mm2. O número total de transistores é superior a 100 bilhões.Existem 4468 contatos para conectar ao sistema.

avalanche

Postagens recentes

NASA convida a todos para ajudar na busca de exoplanetas: se você não tem seu próprio telescópio, basta um smartphone

A NASA anunciou o acesso gratuito para todos ao programa Exoplanet Watch (“Observação de exoplanetas”).…

2 semanas atrás

Fabricante de carros elétricos Rivian perde vários executivos seniores

No início de janeiro, soube-se que a jovem montadora americana Rivian produziu 24.337 veículos elétricos…

2 semanas atrás