Embora a Intel tenha lançado recentemente processadores de desktop Core Core (S-Lake-S) de 10ª geração, circulam na web rumores não apenas sobre seus sucessores do Rocket Lake-S (11ª geração), mas também sobre chips de 12ª geração Alder Lake-S. Em particular, não faz muito tempo, um arranjo incomum deste último foi relatado, implicando uma combinação de núcleos “grandes” e “pequenos”. E agora esses rumores estão parcialmente confirmados.
De acordo com vazamentos de informações anteriores, os processadores Alder Lake-S conterão até dezesseis núcleos, no entanto, divididos em dois clusters. Um deles combinará oito núcleos “grandes”, aparentemente com a arquitetura de Willow Cove ou seu sucessor. No outro – núcleos “pequenos”, provavelmente com a arquitetura de Tremont com eficiência energética ou, novamente, com seu sucessor. Ao alternar entre os clusters, dependendo das tarefas, os processadores Alder Lake-S poderão fornecer não apenas alto desempenho, mas também melhor eficiência energética.
Novas indicações da estrutura híbrida dos processadores Alder Lake-S foram encontradas no código da versão mais recente do pacote do compilador GCC 11 no GNU (GNU Compiler Collection 11). É relatado que esses compiladores receberam suporte para os processadores de desktop Alder Lake-S e para os servidores Xeon da geração Sapphire Rapids, que devem substituir o Ice Lake-SP.
O GCC atualizado tem suporte para novas instruções que aparecerão em processadores futuros. Ao mesmo tempo, como observou o recurso Phoronix, embora, por um lado, a área de trabalho do Alder Lake reivindique suporte para vários novos conjuntos de instruções, por outro lado, eles não possuem muitas instruções suportadas pelos processadores atuais. O exemplo mais impressionante é a completa falta de suporte para obter instruções do conjunto AVX-512.
É exatamente isso que aponta para a arquitetura híbrida. Aparentemente, o suporte ao AVX-512 em processadores híbridos não é possível neste estágio, devido aos recursos do agendador do sistema operacional que trabalha com eles. Embora esses conjuntos de comandos vetoriais sejam garantidos no Sunny Cove e no Willow Cove, eles não são implementados nos “pequenos” núcleos da classe Tremont. Por esse motivo, os processadores em que os dois tipos de núcleos são combinados não recebem suporte do AVX-512. Um exemplo vívido aqui pode ser o processador híbrido Lakefield, combinando o núcleo “grande” do Sunny Cove com o “pequeno” Tremont, no qual o AVX-512 não é suportado. A partir disso, podemos concluir que em Alder Lake também haverá núcleos coexistentes com diferentes arquiteturas: de pleno direito e despojados.
De acordo com dados preliminares, os processadores Alder Lake-S chegarão ao mercado no início de 2022 e serão usados na nova plataforma de desktop LGA 1700, que suportará PCIe 4.0 e DDR5 SDRAM. Para sua produção, será utilizado um processo de fabricação de terceira geração de 10 nm.