Especificações finais do PCIe 7.0 divulgadas — quatro vezes mais rápido que o PCIe 5.0, mas não tão cedo

A organização PCI-SIG publicou as especificações finais para a interface PCIe 7.0. Elas permanecem inalteradas em relação às especificações do PCIe 7.0 versão 0.9 publicadas em março. O PCIe 7.0 oferecerá quatro vezes a largura de banda do PCIe 5.0, usado em PCs modernos. Isso significa armazenamento, placas gráficas e aceleradores de IA mais rápidos.

Fonte da imagem: WCCFTech

Os principais recursos do padrão PCIe 7.0 são:

  • Taxa de transferência de dados – 128 GT/s e até 512 GB/s em ambas as direções com configuração x16;
  • Uso de um esquema de modulação de amplitude de pulso com quatro níveis de sinal (PAM4);
  • ênfase nos parâmetros do canal e área de cobertura;
  • Garantindo baixa latência e alta confiabilidade;
  • Aumentar a eficiência energética;
  • Mantendo a compatibilidade com todas as versões anteriores do PCIe.

As especificações do padrão PCIe 7.0 são voltadas para tarefas relacionadas ao trabalho com grandes volumes de dados, incluindo IA/ML, Ethernet 800G, nuvem e computação quântica. Em seu último comunicado à imprensa, o PCI-SIG observa que já está realizando os preparativos preliminares para começar a desenvolver as especificações da interface PCIe 8.0.



Além de anunciar as especificações finais do PCIe 7.0, o PCI-SIG também anunciou uma nova revisão da especificação Optical Aware Retimer para permitir tecnologia PCI Express (PCIe) de alto desempenho.


O Aviso de Alteração de Design do Retimer Optical Aware altera as soluções baseadas em retimer PCIe para atender às especificações padrão PCIe 6.4 e PCIe 7.0, fornecendo a primeira maneira padrão do setor de implementar a tecnologia PCIe por fibra.

Principais recursos do Optical Aware Retimer:

  • Permitindo a integração perfeita de várias tecnologias ópticas para conectividade óptica entre designs de silício Switch, Root-Complex e Endpoint compatíveis com PCIe 6.4 e 7.0;
  • Fornecer cobertura estendida (suporte) para racks e módulos;
  • A capacidade de multiplexar e exibir dados em domínios elétricos e ópticos;
  • A possibilidade de utilizar implementações mais compactas do que soluções elétricas de cobre.

As alterações ao ECN do Retimer Óptico, considerando as especificações PCIe 6.4 e 7.0, estão agora disponíveis para análise pelos membros do PCI-SIG no site oficial da organização. O PCI-SIG também convida os interessados ​​a participar dos testes de novas tecnologias.

Os testes preliminares do padrão PCIe 7.0 estão previstos para serem concluídos até 2027. A lista de integradores da nova interface está prevista para 2028.

admin

Postagens recentes

Índia revela o primeiro processador de 32 bits Vikram 3201 – desenvolvido e fabricado no país

Construído pelo Laboratório de Semicondutores (SCL) da Organização Indiana de Pesquisa Espacial (ISRO), o Vikram…

1 hora atrás

Trump ameaça UE com ‘retaliação’ por multas aplicadas ao Google e à Apple

O presidente dos EUA, Donald Trump, anunciou na sexta-feira sua intenção de iniciar uma investigação…

2 horas atrás

Nepal bloqueia Facebook, YouTube e X por se recusarem a abrir escritórios locais

As autoridades nepalesas anunciaram o bloqueio de vários serviços populares de mídia social, incluindo X,…

4 horas atrás