A escassez de capacidade de empacotamento de chips CoWoS está forçando a TSMC a aumentá-la rapidamente; A empresa planeja dobrar sua produtividade nessa área neste ano e já começou a equipar sua maior planta nesse perfil, a AP8, que comprou do fabricante de displays Innolux no ano passado.

Fonte da imagem: TSMC
As especificidades da produção do painel LCD e da embalagem do chip se sobrepõem um pouco, e é por isso que a TSMC conseguiu reequipar de forma rápida e econômica a fábrica da Innolux para atender às suas necessidades. A fábrica no sul de Taiwan tem uma área total de sala limpa de 100.000 m² e, por esse critério, é a maior no balanço da TSMC. Por exemplo, a usina AP5 existente é quatro vezes menor que a nova. Dessa forma, depois que o AP8 entrar em operação nos próximos meses, a TSMC aumentará significativamente sua capacidade de empacotamento de chips CoWoS. A previsão é que o AP8 entre em operação em seis meses, contribuindo significativamente para reduzir a escassez de chips aceleradores da Nvidia, que são fabricados usando o método CoWoS.
Os engenheiros da TSMC ganharam ampla experiência na instalação e configuração de equipamentos relevantes, de modo que o tempo necessário para colocá-los em funcionamento em um local de produção específico pode ser reduzido dos típicos seis meses. De acordo com as previsões dos especialistas, a taxa de expansão da capacidade de embalagem de chips usando o método CoWoS aumentará para 124,3% este ano, em comparação com 105,6% no ano passado, mas diminuirá para 34,9% no ano que vem. Não só a saturação do mercado terá impacto, mas também a migração que começou para outros métodos de embalagem de chips. Além de SoIC e CoPoS, a TSMC oferecerá SoW e WMCM aos clientes.
